国产chinesehdxxxx老太婆,办公室玩弄爆乳女秘hd,扒开腿狂躁女人爽出白浆 ,丁香婷婷激情俺也去俺来也,ww国产内射精品后入国产

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何在不影響ADC性能的情況下為ADC添加隔離

星星科技指導員 ? 來源:ADI ? 作者:Wilfried Platzer ? 2023-02-01 09:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SAR ADC傳統(tǒng)上用于較低的采樣速率和較低的分辨率。如今,可以使用 LTC20-1 等采樣速率為 2378 MSPS 的快速、高精度、20 位 SAR ADC,以及 LTC32-2500 等具有 32 位分辨率的過采樣 SAR ADC。在設計高性能以利用ADC性能時,整個信號鏈需要非常低的噪聲。當信號鏈需要額外的隔離時,性能將受到影響。

需要考慮三個隔離主題:

隔離電源,確保熱側供電

數(shù)據(jù)隔離,確保數(shù)據(jù)路徑隔離

ADC(采樣時鐘或轉換信號)的時鐘隔離,以防時鐘未在熱側產(chǎn)生

隔離電源(反激式和推挽式拓撲之間的比較)

反激式轉換器被廣泛用于隔離電源。圖1顯示了反激式轉換器的簡單性。拓撲的優(yōu)點是只需要幾個外部組件。反激式轉換器只有一個集成開關。該開關可能是影響信號鏈性能的主要噪聲源。對于高性能模擬設計,反激式轉換器具有許多稱為EMI的電磁輻射形式的高不連續(xù)性,這會限制電路的性能。

raq-issue-189-fig-01.svg?h=270&hash=2E2574B5362EB93DA2DDB92C36B655F9&imgver=1

圖1.典型的反激式轉換器拓撲。

圖2顯示了變壓器L1和L2中的電流。初級 (L1) 和次級 (L2) 繞組中的電流在短時間內從高值躍升至零。電流尖峰如圖1中的I(L2)/I(L3)跡線所示。電流和能量積聚在初級電感中,并在開關關閉時傳輸?shù)酱渭夒姼校瑥亩a(chǎn)生瞬變。需要減少開關噪聲效應的瞬變,因此必須在設計中插入緩沖器和濾波器。除了額外的濾波器外,反激式拓撲的另一個缺點是磁性材料的利用率低,由于需要高電感,導致變壓器更大。此外,反激式轉換器的熱回路很大,不容易管理。有關熱回路的背景信息,請閱讀應用筆記AN139。

反激式轉換器的另一個挑戰(zhàn)涉及開關頻率變化。圖3顯示了負載變化引起的頻率變化。如圖3a所示,t1

還有其他具有較低輻射輻射的隔離電源架構。與反激式轉換器相比,推挽式轉換器更適合輻射。像 LT3999 這樣的推挽式穩(wěn)壓器提供了與 ADC 進行時鐘同步的可能性,并有助于實現(xiàn)高性能。圖 4 示出了 LT3999 采用隔離式電源電路,與一個 ADC 采樣時鐘同步。請記住,初級至次級電容提供開關噪聲返回路徑,以避免共模噪聲效應。該電容器可以在具有重疊初級和次級平面和/或實際電容器的PCB設計中實現(xiàn)。

raq-issue-189-fig-02.svg?h=270&hash=201012B9EC556B7587562947F8031553&imgver=1

圖2.變壓器繞組中的 LT8301 開關電流。

raq-issue-189-fig-03.svg?h=270&hash=2DD2156D9C4A5CA6F6BDF8180FBDC00F&imgver=1

圖3.(a) LT8301頻率變化與(b)頻率變化的特寫,從2.13 ms到2.23 ms。

raq-issue-189-fig-04.svg?h=270&hash=C34C2D15F0DF42FA0AF5C5B6CF4FC34D&imgver=1

圖4.具有一個超低噪聲后置穩(wěn)壓器的 LT3999。

raq-issue-189-fig-05.svg?h=270&hash=F57CA9C142816C73FC1EE73D5499A81E&imgver=1

圖5.LT3999電流波形。

raq-issue-189-fig-06.svg?h=270&hash=BA92256E5FA00F35ADD03B58004E04BA&imgver=1

圖6.LT3999 以及與同步引腳的開關關系。

圖5顯示了變壓器的電流波形(初級側和次級側電流),可以更好地利用變壓器并提供更好的EMI行為。

圖6顯示了與外部時鐘信號的同步。采集階段的結束與同步引腳的正邊沿對齊。因此,將有~4 μs的長安靜時間。這使得轉換器能夠在該時間范圍內對輸入信號進行采樣,并將隔離電源中的瞬態(tài)效應降至最低。LTC2378-20的采集時間為312 ns,非常適合<1 μs靜音窗口。

數(shù)據(jù)隔離

數(shù)據(jù)隔離可以通過數(shù)字隔離器完成,例如ADuMx系列中的數(shù)字隔離器。這些數(shù)字隔離器可用于許多標準接口,如SPI、I2CCAN等,例如,ADuM140可用于SPI隔離。為了實現(xiàn)數(shù)據(jù)隔離,只需將SPI信號、SPI時鐘、SDO、SCK和繁忙連接到數(shù)據(jù)隔離器。在數(shù)據(jù)隔離中,電能通過電感隔離柵從初級側傳輸?shù)酱渭墏取P枰黾右粋€電流返回路徑,由一個電容器完成。該電容器可以在具有重疊平面的PCB上構建。

時鐘隔離

時鐘隔離是另一項重要任務。如果您希望擁有20 MHz采樣速率為1位的高性能ADC,例如LTC2378-20,則可以實現(xiàn)104 dB SNR的信噪比(SNR)。為了實現(xiàn)高性能,需要一個無抖動時鐘。為什么不使用ADuM14x系列這樣的標準隔離器?標準隔離器將限制ADC的性能,因為它會增加時鐘抖動。更多詳細信息可在設計說明 DN1013 中找到。

圖7顯示了各種時鐘抖動下SNR隨頻率變化的理論極限。LTC2378等高性能ADC的孔徑時鐘抖動為4 ps,在106 kHz輸入時理論上的限值為200 dB。

raq-issue-189-fig-07.svg?h=270&hash=02B7242E531C3A1D7E30E338CEC972EC&imgver=1

圖7.時鐘抖動與ADC性能的關系

使用PLL進行時鐘清潔的更詳細框圖如圖11所示。您可以將ADF4360-9用作時鐘清潔器,并在輸出端增加一個2分頻器。AD7760的額定頻率為1.1 MHz。

raq-issue-189-fig-08.svg?h=270&hash=D4B7470B9A2DD4EBF687E461A15580CB&imgver=1

圖8.使用標準隔離器的時鐘隔離。

圖8所示的標準時鐘隔離器概念包括:

ADuM250N等優(yōu)秀的標準數(shù)字隔離器的抖動為70 ps rms。對于100 dB SNR目標,由于時鐘抖動,信號采樣速率限制為20 kHz。

LTM2893等優(yōu)化型時鐘隔離器可提供30 ps rms的低抖動。對于 100 dB SNR 目標,信號采樣率現(xiàn)在為 50 kHz,這在全 SNR 性能下為您提供了更多帶寬

raq-issue-189-fig-09.svg?h=270&hash=53D31B459681234C3ABDF6C27E8BA648&imgver=1

圖9.使用LVDS時鐘隔離器的時鐘隔離。

圖 9:對于更高的輸入頻率,應使用 LVDS 隔離器。ADN4654提供2.6 ps抖動,接近ADC的最佳性能。在100 kHz輸入時,通過時鐘抖動的SNR限值為110 dB。

raq-issue-189-fig-10.svg?h=270&hash=44E7A71F0961906F04AA583B4EC2C114&imgver=1

圖 10.使用額外的PLL進行時鐘隔離,用于時鐘抖動清除。

圖 10:這顯示了使用 PLL 進行時鐘清理的情況。ADF4360-9有助于降低時鐘抖動。

raq-issue-189-fig-11.svg?h=270&hash=AAA8643D40DA023C326292205AC5AC8C&imgver=1

圖 11.用作時鐘清潔器的ADF4360-9。

因此,將不直接支持像LTC1這樣的2378 MSPS SAR ADC。在這種情況下,低抖動觸發(fā)器會有所幫助。它將時鐘除以 2。

raq-issue-189-fig-12.svg?h=270&hash=26194E3EA5F7CD24337CBAD9A7614D85&imgver=1

圖 12.用于降低 LTC2378 時鐘的觸發(fā)器。

raq-issue-189-fig-13.svg?h=270&hash=430133BA3FCF44181F0966236A33F868&imgver=1

圖 13.在隔離(熱)側生成時鐘。

圖 13:本地時鐘生成是獲得具有所需抖動性能的時鐘的另一種選擇。本地時鐘生成使時鐘架構更加復雜,因為它向系統(tǒng)引入了異步時鐘域。例如,如果要使用兩個獨立的隔離式ADC,則時鐘的絕對頻率將不同,并且必須添加采樣速率轉換以再次匹配時鐘。有關采樣率轉

高性能Σ-Δ型ADC的時鐘

時鐘的類似問題也適用于AD7760等高性能Σ-Δ型ADC。這里重要的時鐘信號是無抖動過采樣時鐘,例如40 MHz。在這種情況下,不需要額外的分頻器。

結論

隔離式高性能ADC需要精心的隔離設計和各種隔離技術,以實現(xiàn)高于100 dB的高性能SNR。應特別注意隔離時鐘,因為時鐘抖動的影響可能會破壞性能。其次,應注意孤立電源。反激式等簡單隔離拓撲會引入高EMI瞬變。

為了獲得更好的性能,應使用推挽式轉換器。數(shù)據(jù)隔離是另一個不太重要的問題,因為標準可用設備具有良好的性能,并且對整體系統(tǒng)性能的影響較小。解決這三個隔離問題使設計人員能夠提出高性能隔離系統(tǒng)解決方案。

是呢環(huán)保局:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉換器
    +關注

    關注

    27

    文章

    9065

    瀏覽量

    151846
  • 穩(wěn)壓器
    +關注

    關注

    24

    文章

    4681

    瀏覽量

    96185
  • adc
    adc
    +關注

    關注

    99

    文章

    6709

    瀏覽量

    549240
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    隔離ADC隔離技術融合下的高精度高性能ADC

    ,作為ADC門類下極具代表性的一類產(chǎn)品,因為其所帶的隔離技術增強了性能并延長了使用壽命,是ADC性能突破和高集成度簡化設計負擔的例證之一。
    的頭像 發(fā)表于 09-21 06:37 ?1.3w次閱讀

    如何為ADC增加隔離而不損害其性能

    如何為ADC增加隔離而不損害其性能?
    發(fā)表于 08-01 09:49 ?2175次閱讀
    如何為<b class='flag-5'>ADC</b>增加<b class='flag-5'>隔離</b>而不損害其<b class='flag-5'>性能</b>

    ADC何在存在大信號情況下同時處理小信號?

    對于 ADC,SFDR 展示了 ADC何在存在大信號的情況下同時處理小信號。例如,考慮一個接收器應用程序。假設 ADC 輸入包含一個 +
    發(fā)表于 05-06 10:00 ?1748次閱讀
    <b class='flag-5'>ADC</b>如<b class='flag-5'>何在</b>存在大信號<b class='flag-5'>情況下</b>同時處理小信號?

    如何為ADC增加隔離而不損害其性能呢?

    ADC的時鐘 時鐘的類似問題也適用于高性能Sigma-Delta ADC,如AD7760。這里,重要的時鐘信號是無抖動過采樣時鐘,例如40 MHz。這種情況下不需要額外的分頻器。 結
    發(fā)表于 05-29 10:37

    STM32F30X禁止 ADC 已關閉情況下再次 關閉 ADC

    使用 STM32F30x 的 ADC 外設的時候,還是要仔細了解一些使用的細節(jié)。問題某客戶在其產(chǎn)品的設計中,使用了 STM32F302CCT6??蛻粼谑褂眠^程發(fā)現(xiàn) ADC 在工作情況下會有各種各樣奇奇怪怪
    發(fā)表于 10-09 11:23

    在高中頻ADC應用中,如何改善增益平坦度同時又不影響動態(tài)性能

    在高中頻ADC應用中,如何改善增益平坦度同時又不影響動態(tài)性能:摘要:本文指導用戶選擇適當?shù)淖儔浩?,用于高速?數(shù)轉換器(ADC)前端的信號調理。本文還闡述了如何合理選擇無
    發(fā)表于 09-25 08:22 ?23次下載

    在高中頻ADC應用中,如何改善增益平坦度同時又不影響動態(tài)性能

    在高中頻ADC應用中,如何改善增益平坦度同時又不影響動態(tài)性能 本文指導
    發(fā)表于 05-07 13:40 ?747次閱讀

    在高中頻ADC應用中,如何改善增益平坦度同時又不影響動態(tài)性能

    在高中頻ADC應用中,如何改善增益平坦度同時又不影響動態(tài)性能 摘要:本文指導用戶選擇適當?shù)淖儔浩鳎糜诟咚倌?數(shù)轉換器(
    發(fā)表于 09-11 21:04 ?981次閱讀
    在高中頻<b class='flag-5'>ADC</b>應用中,如何改善增益平坦度同時又<b class='flag-5'>不影響</b>動態(tài)<b class='flag-5'>性能</b>

    STM32F30X禁止 ADC 已關閉情況下再次 關閉 ADC資料下載

    電子發(fā)燒友網(wǎng)為你提供STM32F30X禁止 ADC 已關閉情況下再次 關閉 ADC資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工
    發(fā)表于 04-21 08:47 ?13次下載
    STM32F30X禁止 <b class='flag-5'>ADC</b> 已關閉<b class='flag-5'>情況下</b>再次 關閉 <b class='flag-5'>ADC</b>資料下載

    STM32F30x禁止ADC已關閉情況下再次關閉ADC

    STM32F30x禁止ADC已關閉情況下再次關閉ADC(電源技術雜志社官網(wǎng))-STM32F30x 系列的12 位SAR ADC 有很多鮮明的特色性能
    發(fā)表于 08-04 18:08 ?11次下載
    STM32F30x禁止<b class='flag-5'>ADC</b>已關閉<b class='flag-5'>情況下</b>再次關閉<b class='flag-5'>ADC</b>

    SAR ADC隔離

    ,例如LTC2500-32。將ADC用于高性能設計時,整個信號鏈都需要非常低的噪聲。當信號鏈需要額外的隔離時,性能會受到影響。
    的頭像 發(fā)表于 01-24 16:44 ?1418次閱讀
    SAR <b class='flag-5'>ADC</b>的<b class='flag-5'>隔離</b>

    SAR ADC隔離

    32 位分辨率的過采樣 SAR ADC。在設計高性能以利用ADC性能時,整個信號鏈需要非常低的噪聲。當信號鏈需要額外的隔離時,
    發(fā)表于 02-15 10:39 ?713次閱讀

    如何為ADC增加隔離而不損害其性能呢?

    對于隔離式高性能ADC,一方面要注意隔離時鐘,另一方面要注意隔離電源。SAR ADC傳統(tǒng)上被用于
    的頭像 發(fā)表于 07-25 20:15 ?1724次閱讀
    如何為<b class='flag-5'>ADC</b>增加<b class='flag-5'>隔離</b>而不損害其<b class='flag-5'>性能</b>呢?

    何在電壓不穩(wěn)的情況下保障SSD的穩(wěn)定性能?

    何在電壓不穩(wěn)的情況下保障SSD的穩(wěn)定性能
    的頭像 發(fā)表于 11-24 15:50 ?1047次閱讀
    如<b class='flag-5'>何在</b>電壓不穩(wěn)的<b class='flag-5'>情況下</b>保障SSD的穩(wěn)定<b class='flag-5'>性能</b>?

    不影響性能或占用空間的情況下隔離您的CAN系統(tǒng)

    電子發(fā)燒友網(wǎng)站提供《在不影響性能或占用空間的情況下隔離您的CAN系統(tǒng).pdf》資料免費下載
    發(fā)表于 08-29 10:49 ?0次下載
    在<b class='flag-5'>不影響</b><b class='flag-5'>性能</b>或占用空間的<b class='flag-5'>情況下</b><b class='flag-5'>隔離</b>您的CAN系統(tǒng)