国产chinesehdxxxx老太婆,办公室玩弄爆乳女秘hd,扒开腿狂躁女人爽出白浆 ,丁香婷婷激情俺也去俺来也,ww国产内射精品后入国产

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Xilinx MPSoC VCU使用要點

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-10 15:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

VCU編碼幀率
最近有客戶反饋VCU編碼4K NV12 視頻時, 幀率只能達到42FPS。

Vivado設計檢查
通過檢查Vivado設計,發(fā)現(xiàn)以下設計可能影響幀率,做了改進。

1. VCU與DDR連接的AXI Interconnect的位寬是32-bit。 建議改為64-bit或者128-bit。
2. VCU的AXI Master連接到了DDR的同一個Slave port。 建議同時運行的模塊的AXI Master,連接到DDR的不同的Slave port,防止擁塞,充分利用帶寬。
3. VCU Coding type 被設置成Intra Frame Only, 導致VCU Encode buffer為0。 建議設置為Intra & Inter Frame ,并設置Motion Vector Range為 medium,得到更大的VCU Encode buffer。
4. 使能VCU Encode buffer。

軟件設計檢查
1. 軟件設置CacheLevel2為True,使用VCU Encode buffer。
2. 使用HDMI-Rx等Live Vidoe,不使用filesrc,避免數(shù)據(jù)拷貝。

結論
經(jīng)過以上改進后, 幀率可以達到64FPS。

VCU延時
客戶使用在gst命令前添加GST_DEBUG="GST_TRACER:7" GST_TRACERS="latency" GST_DEBUG_FILE="/run/latency.txt"來測量VCU延時,發(fā)現(xiàn)解碼延時達到5秒鐘。 這是錯誤的結果。 單板沒有足夠的內存保存5秒鐘的原始視頻,甚至沒有足夠的內存保存2秒鐘的原始視頻。

建議使用 GST_DEBUG=omx:6 GST_DEBUG_FILE="/run/latency.txt"來測試VCU延時。在記錄文件里搜索“retrieved latency”,可以看到各個模塊的延時。

普通情況下的延時數(shù)據(jù), 編碼延時18ms,解碼延時200ms。

0:00:00.408347321 4876 0xaaab00dce770 DEBUG omxvideoenc gstomxvideoenc.c:2659:gst_omx_video_enc_set_latency: retrieved latency of 18 ms
0:00:00.506572825 4876 0xaaab00e5c770 DEBUG omxvideodec gstomxvideodec.c:2481:gst_omx_video_dec_set_latency: retrieved latency of 200 ms

Low-Latency情況下的延時數(shù)據(jù), 編碼延時4ms,解碼延時17ms。

0:00:00.422535568 8048 0xaaaae02f2770 DEBUG omxvideoenc gstomxvideoenc.c:2659:gst_omx_video_enc_set_latency: retrieved latency of 4 ms
0:00:00.521424529 8048 0xaaaae0382770 DEBUG omxvideodec gstomxvideodec.c:2481:gst_omx_video_dec_set_latency: retrieved latency of 17 ms

Low-Latency情況下的延時數(shù)據(jù), 編碼延時4ms,解碼延時17ms。

PG252中的Glass-to-Glass延時數(shù)據(jù)

Table 69: Glass-to-Glass Latency


審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5589

    瀏覽量

    136379
  • Xilinx
    +關注

    關注

    73

    文章

    2185

    瀏覽量

    125372
  • 編碼
    +關注

    關注

    6

    文章

    969

    瀏覽量

    55783
  • AXI
    AXI
    +關注

    關注

    1

    文章

    136

    瀏覽量

    17259
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    什么是Xilinx ZynqUltraScale+ MPSoC技術?

    ZynqUltraScale+ MPSoCXilinx推出的第二代多處理SoC系統(tǒng),在第一代Zynq-7000的基礎上做了全面升級。包括先進的multi-domain,multi-island電源
    發(fā)表于 10-09 06:07

    如何調試Zynq UltraScale+ MPSoC VCU DDR控制器

    Xilinx DDR 控制器。  DDR PHY 與電路板調試:  Zynq UltraScale+ MPSoC VCU DDR 控制器采用 MIG PHY。  這意味著您可以使用標準 MIG 示例設計來驗證您
    發(fā)表于 01-07 16:02

    如何調試Zynq UltraScale+ MPSoC VCU DDR控制器

    如何調試 Zynq UltraScale+ MPSoC VCU DDR 控制器?
    發(fā)表于 01-22 06:29

    Xilinx Zynq UltraScale MPSoC可擴展電源設計

    TIDA-01480 參考設計是一種可擴展的電源設計,旨在為 Xilinx Zynq UltraScale+ (ZU+) 系列 MPSoC 器件供電。此設計接收來自標準直流電源的電力,并通過明確的 Samtec 插座端子板連接方式為 X
    發(fā)表于 10-14 08:52 ?2227次閱讀

    Xilinx UltraScale+ FPGA和MPSoC互連寬度的使用

    從19到32Gb / s的互連寬度正在迅速擴大。 了解Xilinx UltraScale +?FPGA和MPSoC如何直接使用這些互連,以及KCU116和VCU118評估套件如何快速啟動您的設計。
    的頭像 發(fā)表于 11-22 07:21 ?3434次閱讀

    如何調試 Zynq UltraScale+ MPSoC VCU DDR 控制器?

    UltraScale+ MPSoC VCU(H.264/H.265 視頻編解碼器)連用。 因此,調試將不同于 MIG 等傳統(tǒng) Xilinx DDR 控制器。 DDR PHY 與電路板調試: Zynq UltraScale...
    發(fā)表于 02-23 06:00 ?15次下載
    如何調試 Zynq UltraScale+ <b class='flag-5'>MPSoC</b> <b class='flag-5'>VCU</b> DDR 控制器?

    MPSoC Video Codec Unit提供詳細說明

    Xilinx提供超低延時編解碼方案,并提供了全套軟件。MPSoC Video Codec Unit提供了詳細說明。其中的底層應用軟件是VCU Control-Software(Ctrl-SW
    的頭像 發(fā)表于 05-28 15:09 ?2293次閱讀

    簡述MPSoC VCU調試方法和調試流程

    概要介紹 MPSoC VCU在很多產品中得到了應用。在不同產品的調試過程中,有一些共同的辦法。 首先看看Video子系統(tǒng)的簡單框圖,其中包含視頻輸入、編解碼、視頻輸出等模塊。視頻輸入模塊,硬件可能是
    的頭像 發(fā)表于 10-13 10:43 ?2246次閱讀
    簡述<b class='flag-5'>MPSoC</b> <b class='flag-5'>VCU</b>調試方法和調試流程

    MPSoC VCU調試方法和調試流程

    MPSoC VCU在很多產品中得到了應用。在不同產品的調試過程中,有一些共同的辦法。首先看看Video子系統(tǒng)的簡單框圖,其中包含視頻輸入、編解碼、視頻輸出等模塊。視頻輸入模塊,硬件可能是
    的頭像 發(fā)表于 08-02 09:29 ?1402次閱讀
    <b class='flag-5'>MPSoC</b> <b class='flag-5'>VCU</b>調試方法和調試流程

    MPSoC VCU Ctrl-SW 2020.2編碼不同Stride的YUV文件

    Xilinx提供超低延時編解碼方案,并提供了全套軟件。MPSoC Video Codec Unit提供了詳細說明。其中的底層應用軟件是VCU Control-Software(Ctrl-SW)。
    發(fā)表于 08-02 14:42 ?1144次閱讀

    AMD MPSoC PS PCIe使用要點

    有客戶需要通過PCie從Windows系統(tǒng)訪問MPSoC的DDR,從而使X86和A53通過共享DDR內存的方式交互大量數(shù)據(jù)
    的頭像 發(fā)表于 07-10 16:52 ?1382次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>MPSoC</b> PS PCIe使用<b class='flag-5'>要點</b>

    AMD-Xilinx MPSoC的Watchdog在Linux中使用的簡明教程

    AMD-Xilinx MPSoC的器件里,提供了內置的Watchdog
    的頭像 發(fā)表于 07-07 14:15 ?1423次閱讀

    適用于Xilinx Zynq UltraScale+ MPSoC應用的電源參考設計

    電子發(fā)燒友網(wǎng)站提供《適用于Xilinx Zynq UltraScale+ MPSoC應用的電源參考設計.pdf》資料免費下載
    發(fā)表于 09-13 09:55 ?9次下載
    適用于<b class='flag-5'>Xilinx</b> Zynq UltraScale+ <b class='flag-5'>MPSoC</b>應用的電源參考設計

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件可快速啟動汽車、工業(yè)、視頻和通信應用設計。AMD/X
    的頭像 發(fā)表于 11-20 15:32 ?1616次閱讀
    <b class='flag-5'>AMD</b>/<b class='flag-5'>Xilinx</b> Zynq? UltraScale+ ? <b class='flag-5'>MPSoC</b> ZCU102 評估套件

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?258次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> <b class='flag-5'>MPSoC</b>平臺的高速AD/DA案例分享