国产chinesehdxxxx老太婆,办公室玩弄爆乳女秘hd,扒开腿狂躁女人爽出白浆 ,丁香婷婷激情俺也去俺来也,ww国产内射精品后入国产

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9576雙通道PLL、異步時(shí)鐘發(fā)生器技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-04-09 18:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述

AD9576具有多路輸出時(shí)鐘發(fā)生器功能,內(nèi)置兩個(gè)具有靈活頻率轉(zhuǎn)換功能的專用鎖相環(huán)(PLL)內(nèi)核,經(jīng)過優(yōu)化可用作整個(gè)系統(tǒng)的穩(wěn)定異步時(shí)鐘源,通過監(jiān)控冗余晶體(XTAL)輸入并實(shí)現(xiàn)這些輸入之間的自動(dòng)切換,可在頻率容差范圍內(nèi)延長(zhǎng)工作壽命,同時(shí)將開關(guān)感應(yīng)瞬變降至低點(diǎn)。小數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器產(chǎn)品系列,確保實(shí)現(xiàn)較高的網(wǎng)絡(luò)性能,而整數(shù)N分頻PLL提供通用型時(shí)鐘,可用作CPU和現(xiàn)場(chǎng)可編程門陣列(FPGA)參考時(shí)鐘。
數(shù)據(jù)表:*附件:AD9576雙通道PLL、異步時(shí)鐘發(fā)生器技術(shù)手冊(cè).pdf

AD9576利用引腳短接為其11路輸出時(shí)鐘在眾多可用上電就緒配置中進(jìn)行選擇,只需將外部上拉或下拉電阻連接到適當(dāng)?shù)囊_編程讀取器引腳(PPRx)即可。通過這些引腳可以控制內(nèi)部分頻器,以建立所需的頻率轉(zhuǎn)換、時(shí)鐘輸出功能和輸入?yún)⒖脊δ?。這些參數(shù)還可以通過串行端口接口(SPI)進(jìn)行手動(dòng)配置。

AD9576采用64引腳、9 mm × 9 mm LFCSP封裝,只需2.5 V或3.3 V單電源供電。工作溫度范圍為?40°C至+85°C。

每個(gè)OUTx輸出都是差分輸出,并包含兩個(gè)引腳:OUTx和OUTx。為簡(jiǎn)單起見,術(shù)語(yǔ)OUTx是指包含這兩個(gè)引腳的功能輸出模塊。

應(yīng)用

  • 以太網(wǎng)線路卡、交換機(jī)和路由器
  • 基帶單元
  • SATA和PCI Express
  • 低抖動(dòng)、低相位噪聲時(shí)鐘產(chǎn)生
  • 異步時(shí)鐘產(chǎn)生
    特性
  • 單通道、低相位噪聲、完全集成的VCO/小數(shù)N分頻PLL內(nèi)核
    • VCO范圍:2375 MHz至2725 MHz
    • 集成環(huán)路濾波器(需要單個(gè)外部電容
    • 2路差分、XTAL或單端參考輸入
    • 參考監(jiān)控功能
    • 自動(dòng)冗余XTAL切換
    • 最小瞬態(tài)、平滑切換
    • 典型RMS抖動(dòng)
      • <0.3 ps(12 kHz至20 MHz,整數(shù)N分頻轉(zhuǎn)換)
      • <0.5 ps(12 kHz至20 MHz,小數(shù)N分頻轉(zhuǎn)換)
    • 輸入頻率
      • 8 kHz、1.544 MHz、2.048 MHz和10 MHz至325 MHz
    • 通過引腳短接實(shí)現(xiàn)預(yù)設(shè)頻率轉(zhuǎn)換(PPRx)
      • 采用25 MHz輸入?yún)⒖?
        • 24.576 MHz、25 MHz、33.33 MHz、50 MHz、70.656 MHz、100 MHz、125 MHz、148.5 MHz、156.25 MHz、161.1328 MHz、312.5 MHz、322.2656 MHz、625 MHz或644.5313 MHz
      • 采用19.44 MHz輸入?yún)⒖?
        • 50 MHz、100 MHz、125 MHz、156.25 MHz、161.1328 MHz或644.5313 MHz
      • 采用30.72 MHz輸入?yún)⒖?
        • 25 MHz、50 MHz、100 MHz、125 MHz或156.25 MHz
  • 單通道、完全集成的通用型VCO/整數(shù)N分頻PLL內(nèi)核
    • VCO范圍:750 MHz至825 MHz
    • 集成環(huán)路濾波器
    • 獨(dú)立重復(fù)參考輸入或采用小數(shù)N分頻PLL有效參考輸入工作
    • 輸入頻率:25 MHz
    • 通過引腳短接實(shí)現(xiàn)預(yù)設(shè)頻率轉(zhuǎn)換(PPRx)
      • 25 MHz、33.33 MHz、50 MHz、66.67 MHz、100 MHz、133.33 MHz、200 MHz或400 MHz
    • 多達(dá)3路基準(zhǔn)時(shí)鐘輸出
  • 11對(duì)可配置差分輸出
    • 輸出驅(qū)動(dòng)格式
      • 3路輸出:HSTL、LVDS、HCSL、1.8 V CMOS、2.5 V/3.3 V CMOS
      • 8路輸出:HSTL、LVDS或1.8 V CMOS
  • 2.5 V或3.3 V單電源供電

框圖
image.png

引腳配置描述
image.png

image.png

image.png

image.png

典型性能特征
image.png

操作理論
image.png

概述

圖20展示了AD9576的框圖。AD9576采用2.5V或3.3V單電源供電,是一款完全可編程、隨時(shí)可用的雙輸出時(shí)鐘芯片,通過串行端口接口(SPI)進(jìn)行控制。兩個(gè)并行通道分別由一個(gè)高性能分?jǐn)?shù)N型鎖相環(huán)(PLL0)和一個(gè)通用整數(shù)N型鎖相環(huán)(PLL1)構(gòu)成。

AD9576有三個(gè)參考輸入(REF0至REF2)。每個(gè)輸入接收器都支持差分或單端輸入配置。REF0和REF1驅(qū)動(dòng)參考切換多路復(fù)用器(mux)。輸出多路復(fù)用器的輸出選擇REF0或REF1來驅(qū)動(dòng)PLL0的輸入,并作為PLL1參考選擇多路復(fù)用器的監(jiān)控時(shí)鐘,同時(shí)監(jiān)控參考切換多路復(fù)用器的輸出時(shí)鐘頻率。REF2支持8kHz、10MHz、19.44MHz、25MHz和38.88MHz的頻率,而REF0和REF1支持8kHz、1.544MHz、2.048MHz、10MHz至325MHz的頻率。不過,PLL1相位和PFD頻率限制為25MHz,50MHz是唯一允許作為PLL1輸入的參考頻率。

AD9576提供多達(dá)11個(gè)輸出通道時(shí)鐘(OUT0至OUT10)。OUT0至OUT7由PLL0驅(qū)動(dòng),分為三組:OUT0至OUT3、OUT4和OUT5、OUT6和OUT7 。每組中的每個(gè)輸出可單獨(dú)配置,但會(huì)生成相同的輸出頻率。這些輸出支持LVDS、HSTL或1.8V LVCMOS輸出格式。

OUT8和OUT9有三個(gè)潛在的時(shí)鐘源:PLL1參考選擇多路復(fù)用器的輸出、PLL0的輸出或PLL1的輸出。這些輸出可單獨(dú)配置,但必須共享相同的時(shí)鐘源,因此也具有相同的輸出頻率。OUT10由PLL1的輸出或參考選擇多路復(fù)用器的輸出驅(qū)動(dòng)。這三個(gè)輸出支持LVDS、HSTL、HCSL、1.8V CMOS和2.5V/3.3V CMOS(擺幅由電源電平?jīng)Q定)輸出格式。

參考輸入

AD9576具有靈活的PLL參考輸入電路,提供三種工作模式:?jiǎn)味溯斎搿⑼耆罘州斎牖蛲饨泳w輸入。REF0、REF1和REF2輸入接收器的工作模式可通過PPR0引腳或寄存器0x080和寄存器0x081(見表45)進(jìn)行選擇和控制。寄存器0x080和寄存器0x081允許REF0和REF1的工作模式完全獨(dú)立于參考輸入。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1405

    瀏覽量

    62835
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136407
  • 時(shí)鐘發(fā)生器

    關(guān)注

    1

    文章

    227

    瀏覽量

    69123
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    用于評(píng)估AD9576時(shí)鐘倍頻異步時(shí)鐘發(fā)生器的評(píng)估板AD9576/PCBZ

    AD9576 / PCBZ,AD9576評(píng)估板提供多輸出時(shí)鐘發(fā)生器功能,包括兩個(gè)專用鎖相環(huán)(PLL)內(nèi)核,具有靈活的頻率轉(zhuǎn)換功能,經(jīng)過優(yōu)化,可作為整個(gè)系統(tǒng)的強(qiáng)大
    發(fā)表于 02-25 09:40

    基于FPGA 的新的DDS+PLL時(shí)鐘發(fā)生器

    針對(duì)直接數(shù)字頻率合成(DDS)和集成鎖相環(huán)(PLL技術(shù)的特性,提出了一種新的DDS 激勵(lì)PLL 系統(tǒng)頻率合成時(shí)鐘發(fā)生器方案。且DDS 避免正弦查找表,即避免使用ROM,采用濾波的方法
    發(fā)表于 12-14 10:22 ?36次下載

    評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制性能

    評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對(duì)基于PLL時(shí)鐘發(fā)生器的干擾,并討論了幾種用于評(píng)估確定性抖動(dòng)(DJ)的技術(shù)
    發(fā)表于 09-18 08:46 ?1730次閱讀
    評(píng)估低抖動(dòng)<b class='flag-5'>PLL</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>的電源噪聲抑制性能

    MAX3625B 抖動(dòng)僅為0.36ps的PLL時(shí)鐘發(fā)生器

    MAX3625B 抖動(dòng)僅為0.36ps的PLL時(shí)鐘發(fā)生器 概述 MAX3625B是一款低抖動(dòng)、精密時(shí)鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩和鎖相環(huán)(
    發(fā)表于 03-01 08:56 ?1520次閱讀
    MAX3625B 抖動(dòng)僅為0.36ps的<b class='flag-5'>PLL</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9576 雙通道PLL、異步時(shí)鐘發(fā)生器

    電子發(fā)燒友網(wǎng)為你提供ADI(ti)AD9576相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9576的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,AD9576
    發(fā)表于 02-22 15:53
    <b class='flag-5'>AD9576</b> <b class='flag-5'>雙通道</b><b class='flag-5'>PLL</b>、<b class='flag-5'>異步</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    AD9576 IBIS Model

    AD9576 IBIS Model
    發(fā)表于 03-10 11:42 ?2次下載
    <b class='flag-5'>AD9576</b> IBIS Model

    AD9573:PCI-Express時(shí)鐘發(fā)生器IC,PLL內(nèi)核,分頻,輸出數(shù)據(jù)表

    AD9573:PCI-Express時(shí)鐘發(fā)生器IC,PLL內(nèi)核,分頻輸出數(shù)據(jù)表
    發(fā)表于 05-08 20:05 ?5次下載
    AD9573:PCI-Express<b class='flag-5'>時(shí)鐘發(fā)生器</b>IC,<b class='flag-5'>PLL</b>內(nèi)核,分頻<b class='flag-5'>器</b>,<b class='flag-5'>雙</b>輸出數(shù)據(jù)表

    AD9576鎖相環(huán)異步時(shí)鐘發(fā)生器數(shù)據(jù)表

    AD9576鎖相環(huán)異步時(shí)鐘發(fā)生器數(shù)據(jù)表
    發(fā)表于 05-16 12:57 ?0次下載
    <b class='flag-5'>AD9576</b>:<b class='flag-5'>雙</b>鎖相環(huán)<b class='flag-5'>異步</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    時(shí)鐘發(fā)生器AD9516-0技術(shù)手冊(cè)

    時(shí)鐘發(fā)生器AD9516-0技術(shù)手冊(cè)
    發(fā)表于 01-25 15:59 ?8次下載

    評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制

    本文討論電源噪聲干擾對(duì)基于PLL時(shí)鐘發(fā)生器的影響,并介紹幾種用于評(píng)估由此產(chǎn)生的確定性抖動(dòng)(DJ)的測(cè)量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測(cè)量來評(píng)估時(shí)序抖動(dòng)行為。實(shí)驗(yàn)室臺(tái)架測(cè)試結(jié)果用于比較測(cè)量
    的頭像 發(fā)表于 04-11 11:06 ?2040次閱讀
    評(píng)估低抖動(dòng)<b class='flag-5'>PLL</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>的電源噪聲抑制

    時(shí)鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點(diǎn)是什么?

    時(shí)鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點(diǎn)是什么?如何用硬件配置pll? 時(shí)鐘發(fā)生器是指通過特定的電路設(shè)計(jì)產(chǎn)生適合各種電子設(shè)備使用的時(shí)鐘
    的頭像 發(fā)表于 10-13 17:39 ?1792次閱讀

    PLL1705/PLL1706雙通道PLL時(shí)鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《PLL1705/PLL1706雙通道PLL時(shí)鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 11:32 ?0次下載
    <b class='flag-5'>PLL</b>1705/<b class='flag-5'>PLL</b>1706<b class='flag-5'>雙通道</b><b class='flag-5'>PLL</b>多<b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    PLL1707/PLL1708 3.3V雙通道PLL時(shí)鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《PLL1707/PLL1708 3.3V雙通道PLL時(shí)鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 10:06 ?0次下載
    <b class='flag-5'>PLL</b>1707/<b class='flag-5'>PLL</b>1708 3.3V<b class='flag-5'>雙通道</b><b class='flag-5'>PLL</b>多<b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    CDCM9102低噪聲雙通道100MHz時(shí)鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCM9102低噪聲雙通道100MHz時(shí)鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 09:36 ?0次下載
    CDCM9102低噪聲<b class='flag-5'>雙通道</b>100MHz<b class='flag-5'>時(shí)鐘發(fā)生器</b>數(shù)據(jù)表

    AD9575路輸出網(wǎng)絡(luò)時(shí)鐘發(fā)生器技術(shù)手冊(cè)

    AD9575是一款高度集成的路輸出時(shí)鐘發(fā)生器,包括一個(gè)針對(duì)網(wǎng)絡(luò)定時(shí)而優(yōu)化的片內(nèi)PLL內(nèi)核。整數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器系列,可實(shí)現(xiàn)線路卡的較高性能
    的頭像 發(fā)表于 04-10 17:00 ?385次閱讀
    AD9575<b class='flag-5'>雙</b>路輸出網(wǎng)絡(luò)<b class='flag-5'>時(shí)鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>