基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)
介紹一種基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng),并詳細(xì)闡述了系統(tǒng)的結(jié)構(gòu)和軟硬件的實現(xiàn)方案。
關(guān)鍵詞:高速數(shù)據(jù)采集;CPLD;嵌入式系統(tǒng)
Design and Implementation of High?speed Data Sampling System Ba sed on
CPLD and Embedded System
CPLD and Embedded System
LIN Dehui, DAO Kegang, DENG Yonggang, CHEN Sen
Key words: high?speed data sampling; CPLD; embedded system
1系統(tǒng)結(jié)構(gòu)
高速數(shù)據(jù)采集系統(tǒng)由高速ADC、CPLD、FIFO和嵌入式系統(tǒng)組成,系統(tǒng)結(jié)構(gòu)如圖1所示。
高速數(shù)據(jù)采集系統(tǒng)由高速ADC、CPLD、FIFO和嵌入式系統(tǒng)組成,系統(tǒng)結(jié)構(gòu)如圖1所示。

2.1嵌入式操作系統(tǒng)—Linux
Linux作為嵌入式操作系統(tǒng)有以下幾大優(yōu)點(diǎn):
(1)可應(yīng)用于多種硬件平臺;(2)源代碼公開;(3)微內(nèi)核直接提供網(wǎng)絡(luò)支持;(4)高度模塊化使添加部件非常簡單。
2.2硬件設(shè)計
整個數(shù)據(jù)采集板采用雙層設(shè)計,上層是嵌入式系統(tǒng)的核心板,包括嵌入式系統(tǒng)CPU、FLASH和SDRAM等系統(tǒng)基本配置。MPC860的控制總線與數(shù)據(jù)總線通過核心板100線×3的接口插座與下面的擴(kuò)展板各芯片通訊。硬件的結(jié)構(gòu)框圖見圖2。
Linux作為嵌入式操作系統(tǒng)有以下幾大優(yōu)點(diǎn):
(1)可應(yīng)用于多種硬件平臺;(2)源代碼公開;(3)微內(nèi)核直接提供網(wǎng)絡(luò)支持;(4)高度模塊化使添加部件非常簡單。
2.2硬件設(shè)計
整個數(shù)據(jù)采集板采用雙層設(shè)計,上層是嵌入式系統(tǒng)的核心板,包括嵌入式系統(tǒng)CPU、FLASH和SDRAM等系統(tǒng)基本配置。MPC860的控制總線與數(shù)據(jù)總線通過核心板100線×3的接口插座與下面的擴(kuò)展板各芯片通訊。硬件的結(jié)構(gòu)框圖見圖2。

嵌入式系統(tǒng)的CPU選用Motorola的MPC860芯片。它內(nèi)部集成了微處理器和一些控制領(lǐng)域的常用外圍組件,特別適用于互聯(lián)網(wǎng)絡(luò)和數(shù)據(jù)通信。MPC860 PowerQUICC通信處理器可以根據(jù)用戶的不同要求提供2~4個串行通信控制器、數(shù)據(jù)緩存,各種級別的網(wǎng)絡(luò)協(xié)議支持。該處理器專為寬帶接入設(shè)備如路由器、集線器、交換機(jī)和網(wǎng)關(guān)等設(shè)計。
2.2.2系統(tǒng)內(nèi)存
系統(tǒng)內(nèi)存由3部分組成,MPC860內(nèi)部集成了4KB數(shù)據(jù)Cache,以及片外擴(kuò)展的Flash和SDRAM。Flash為2片Am29LV160D,總?cè)萘繛?MB×8bit,用來存放ppcboot.bin和linux.bin文件。SDRAM采用2片K4S641632F,總?cè)萘繛?6MB×8bit。
2.2.3通用外設(shè)
MPC860的4個串行通信控制器(SCC)支持以太網(wǎng)、HDLC/SDLC、HDLC總線(用以實現(xiàn)基于HDLC的局域網(wǎng))、AppleTalk、UART、比特流透明傳輸、基于幀的透明傳輸(CRC可選)、支持PPP(Point to Point Protocol)的異步HDLC等標(biāo)準(zhǔn)協(xié)議,只需很少的外圍芯片就可以實現(xiàn)串行口和USB Slave接口。MPC860外擴(kuò)一片LXT905PC就方便地實現(xiàn)了一個10BASE?T的以太網(wǎng)接口。
2.2.4嵌入式系統(tǒng)調(diào)試
MPC860處理器支持BDM(背景調(diào)試模式),完成板卡硬件檢測、下載、運(yùn)行、燒寫FLASH、內(nèi)核調(diào)試、單步調(diào)試等最底層的調(diào)測功能。在背景調(diào)試模式下,通過向CPU發(fā)送命令,可以實現(xiàn)對寄存器、系統(tǒng)存儲器的訪問。
另外,在調(diào)試時還可以使用Motorola公司的Power TAP Pro仿真器和Code Warrior IDE for PowerPC編譯環(huán)境在windows下進(jìn)行應(yīng)用程序的開發(fā)和調(diào)試。
2.2.5A/D轉(zhuǎn)換和CPLD電路
A/D采樣采用的器件為ADC08200,精度為8位,采樣頻率由20MSps至200MSps,本電路中的A/D采樣頻率為100MSps。CPLD芯片采用EPM3128ATC144-5,具有128個宏單元,可以提供2500個邏輯門,計數(shù)頻率上限為192.3MHz。A/D采樣時鐘由CPLD提供。晶振頻率為100MHz,直接接入到CPLD中,由CPLD產(chǎn)生累加電路的其他信號。
2.2.6CPLD器件的編程與調(diào)試
CPLD器件的編程采用VHDL語言。程序經(jīng)過邏輯綜合(邏輯綜合的軟件為Altera公司的QuartusⅡ 4.0)后即可利用下載線通過JTAG(聯(lián)合測試行動組)接口將邏輯綜合生成的*.pof文件燒寫到CPLD器件中,然后即可測試芯片的功能。
2.2.7FIFO數(shù)據(jù)緩存電路
從圖1可以看出,系統(tǒng)中包含兩級FIFO。第一級FIFO芯片采用1片CY7C4251,容量為8KB×9bit,工作頻率為100MHz。第二級FIFO采用2片CY7C4255并聯(lián),容量為8KB×36bit,但實際上只用了24bit數(shù)據(jù)寬度,因為8bit的A/D轉(zhuǎn)換數(shù)據(jù)累加10000次,24bit就能滿足系統(tǒng)的功能要求。
2.3軟件開發(fā)
該數(shù)據(jù)采集系統(tǒng)的軟件編程包括兩部分,一部分是MPC860嵌入式系統(tǒng)的編程;另一部分是CPLD的編程。關(guān)于CPLD的編程模式見2.2.6,這里只介紹嵌入式系統(tǒng)的軟件開發(fā)模式。
本系統(tǒng)采用交叉編譯的方式進(jìn)行Linux應(yīng)用程序的開發(fā)和調(diào)試,先將應(yīng)用程序在宿主機(jī)上調(diào)試通過后,再移植到目標(biāo)板。這種模式適合于大型復(fù)雜的應(yīng)用,優(yōu)點(diǎn)是程序調(diào)試方便但移植需要做一些工作。其開發(fā)流程如圖3所示。
2.2.2系統(tǒng)內(nèi)存
系統(tǒng)內(nèi)存由3部分組成,MPC860內(nèi)部集成了4KB數(shù)據(jù)Cache,以及片外擴(kuò)展的Flash和SDRAM。Flash為2片Am29LV160D,總?cè)萘繛?MB×8bit,用來存放ppcboot.bin和linux.bin文件。SDRAM采用2片K4S641632F,總?cè)萘繛?6MB×8bit。
2.2.3通用外設(shè)
MPC860的4個串行通信控制器(SCC)支持以太網(wǎng)、HDLC/SDLC、HDLC總線(用以實現(xiàn)基于HDLC的局域網(wǎng))、AppleTalk、UART、比特流透明傳輸、基于幀的透明傳輸(CRC可選)、支持PPP(Point to Point Protocol)的異步HDLC等標(biāo)準(zhǔn)協(xié)議,只需很少的外圍芯片就可以實現(xiàn)串行口和USB Slave接口。MPC860外擴(kuò)一片LXT905PC就方便地實現(xiàn)了一個10BASE?T的以太網(wǎng)接口。
2.2.4嵌入式系統(tǒng)調(diào)試
MPC860處理器支持BDM(背景調(diào)試模式),完成板卡硬件檢測、下載、運(yùn)行、燒寫FLASH、內(nèi)核調(diào)試、單步調(diào)試等最底層的調(diào)測功能。在背景調(diào)試模式下,通過向CPU發(fā)送命令,可以實現(xiàn)對寄存器、系統(tǒng)存儲器的訪問。
另外,在調(diào)試時還可以使用Motorola公司的Power TAP Pro仿真器和Code Warrior IDE for PowerPC編譯環(huán)境在windows下進(jìn)行應(yīng)用程序的開發(fā)和調(diào)試。
2.2.5A/D轉(zhuǎn)換和CPLD電路
A/D采樣采用的器件為ADC08200,精度為8位,采樣頻率由20MSps至200MSps,本電路中的A/D采樣頻率為100MSps。CPLD芯片采用EPM3128ATC144-5,具有128個宏單元,可以提供2500個邏輯門,計數(shù)頻率上限為192.3MHz。A/D采樣時鐘由CPLD提供。晶振頻率為100MHz,直接接入到CPLD中,由CPLD產(chǎn)生累加電路的其他信號。
2.2.6CPLD器件的編程與調(diào)試
CPLD器件的編程采用VHDL語言。程序經(jīng)過邏輯綜合(邏輯綜合的軟件為Altera公司的QuartusⅡ 4.0)后即可利用下載線通過JTAG(聯(lián)合測試行動組)接口將邏輯綜合生成的*.pof文件燒寫到CPLD器件中,然后即可測試芯片的功能。
2.2.7FIFO數(shù)據(jù)緩存電路
從圖1可以看出,系統(tǒng)中包含兩級FIFO。第一級FIFO芯片采用1片CY7C4251,容量為8KB×9bit,工作頻率為100MHz。第二級FIFO采用2片CY7C4255并聯(lián),容量為8KB×36bit,但實際上只用了24bit數(shù)據(jù)寬度,因為8bit的A/D轉(zhuǎn)換數(shù)據(jù)累加10000次,24bit就能滿足系統(tǒng)的功能要求。
2.3軟件開發(fā)
該數(shù)據(jù)采集系統(tǒng)的軟件編程包括兩部分,一部分是MPC860嵌入式系統(tǒng)的編程;另一部分是CPLD的編程。關(guān)于CPLD的編程模式見2.2.6,這里只介紹嵌入式系統(tǒng)的軟件開發(fā)模式。
本系統(tǒng)采用交叉編譯的方式進(jìn)行Linux應(yīng)用程序的開發(fā)和調(diào)試,先將應(yīng)用程序在宿主機(jī)上調(diào)試通過后,再移植到目標(biāo)板。這種模式適合于大型復(fù)雜的應(yīng)用,優(yōu)點(diǎn)是程序調(diào)試方便但移植需要做一些工作。其開發(fā)流程如圖3所示。

系統(tǒng)總的工作過程為:由MPC860發(fā)送一個START高電平給EPM3128,EPM3128接收到此信號后,產(chǎn)生2000個10ns的脈沖信號給ADC08200,采樣后的數(shù)據(jù)存放在CY7C4251中。EPM3128產(chǎn)生CY7C4251的讀脈沖依次讀取FIFO中的數(shù)據(jù)并將其與從CY7C4255中取來的24位數(shù)據(jù)相加后再送回到CY7C4255中,每次累加在40ns中完成。這樣循環(huán)10000次,就完成了數(shù)據(jù)的累加。累加完成后,EPM3128發(fā)送IRQ中斷請求信號至MPC860,MPC860響應(yīng)中斷在IO口上產(chǎn)生READ低電平讀信號,CPLD產(chǎn)生CY7C4255的讀使能信號將數(shù)據(jù)讀出送至三態(tài)緩沖器74F245,MPC860讀取數(shù)據(jù)時發(fā)送OE信號選通數(shù)據(jù)三態(tài)緩沖器74F245將數(shù)據(jù)讀出至MPC860數(shù)據(jù)總線,接收完數(shù)據(jù)通過 網(wǎng)口將數(shù)據(jù)發(fā)送給上位機(jī)處理。累加結(jié)果的讀取過程如圖4所示。

本文介紹的高速數(shù)據(jù)采集系統(tǒng)實現(xiàn)了分布式光纖溫度傳感器測溫系統(tǒng)中噪聲的有效抑制,具 有速度快、可靠性高的特點(diǎn)。另外由于CPLD的可編程性,可以對該電路板加以改造用在其他 的高速數(shù)據(jù)采集場合。
- 數(shù)據(jù)采集(112246)
相關(guān)推薦
435工業(yè)現(xiàn)場綜合數(shù)據(jù)采集嵌入式計算機(jī)
據(jù)采集嵌入式計算機(jī)學(xué)習(xí)資料保存:435-工業(yè)現(xiàn)場綜合數(shù)據(jù)采集嵌入式計算機(jī)
2020-12-29 06:25:56
5 Gsps高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計?
高速實時頻譜儀是對實時采集的數(shù)據(jù)進(jìn)行頻譜分析,要達(dá)到這樣的目的,對數(shù)據(jù)采集系統(tǒng)的采樣精度、采樣率和存儲量等指標(biāo)提出了更高的要求。而在高速數(shù)據(jù)采集系統(tǒng)中,ADC在很大程度上決定了系統(tǒng)的整體性能,而它們的性能又受到時鐘質(zhì)量的影響。
2019-09-02 06:44:39
嵌入式系統(tǒng)采集圖像數(shù)據(jù)的遠(yuǎn)程測量有什么優(yōu)點(diǎn)?
隨著后PC時代的到來和嵌入式的蓬勃發(fā)展,運(yùn)用嵌入式系統(tǒng)實現(xiàn)遠(yuǎn)程數(shù)據(jù)采集已成為社會需求的趨勢。本文采用嵌入式系統(tǒng)采集圖像數(shù)據(jù)實現(xiàn)加工零件的遠(yuǎn)程測量,代替?zhèn)鹘y(tǒng)的人工檢測。其特點(diǎn)有:網(wǎng)絡(luò)化,準(zhǔn)確性高,節(jié)約人力和物力。
2019-08-30 07:23:15
嵌入式系統(tǒng)怎么實現(xiàn)遠(yuǎn)程監(jiān)控和升級?
通用分組無線服務(wù)技術(shù)GPRS(General Packet Radio Service)是一種移動數(shù)據(jù)業(yè)務(wù),該技術(shù)能滿足日常網(wǎng)絡(luò)行為,具有廣域覆蓋、高速傳輸?shù)葍?yōu)點(diǎn)。野外作業(yè)的數(shù)據(jù)采集嵌入式系統(tǒng)工作于
2019-08-02 06:49:24
嵌入式單片機(jī)視頻報警系統(tǒng)的工作原理是什么?
利用以單片機(jī)應(yīng)用系統(tǒng)為中心的小型嵌入式設(shè)備進(jìn)行數(shù)據(jù)采集,并通過網(wǎng)絡(luò)有效傳輸數(shù)據(jù),已成為數(shù)據(jù)采集領(lǐng)域的研究焦點(diǎn)。由于嵌入式單片機(jī)系統(tǒng)集單片機(jī)和嵌入式系統(tǒng)為一體,因此嵌入式單片機(jī)系統(tǒng)廣泛應(yīng)用于那些對實時
2019-10-21 08:31:14
嵌入式多路信號數(shù)據(jù)采集系統(tǒng)有什么功能?
由于人們對數(shù)字形式信息的需求量越來越大,數(shù)據(jù)采集及其應(yīng)用技術(shù)受到了越來越廣泛的關(guān)注和應(yīng)用。隨著技術(shù)的發(fā)展,數(shù)據(jù)采集系統(tǒng)正向著高精度、高速度、穩(wěn)定可靠和集成化的方向發(fā)展。目前,大多數(shù)的數(shù)據(jù)采集監(jiān)控系統(tǒng)
2020-03-17 08:24:26
嵌入式電能計量及查詢系統(tǒng)有什么功能?
本文設(shè)計了一個既能接入宿舍電量采集系統(tǒng)又能接入校內(nèi) Intranet 信息網(wǎng)絡(luò)的嵌入式電能計量及查詢系統(tǒng),在電能數(shù)據(jù)采集終端 (ERTU)采用嵌入式ARM2410 芯片和嵌入式實時操作系統(tǒng)Linux
2019-09-26 07:08:15
嵌入式網(wǎng)絡(luò)接入怎么實現(xiàn)?
的說法。利用該技術(shù)可以實現(xiàn)基于Internet的遠(yuǎn)程數(shù)據(jù)采集、遠(yuǎn)程控制、自動報警等功能,大大擴(kuò)展嵌入式設(shè)備的應(yīng)用范圍;同時充分利用網(wǎng)絡(luò)資源,實現(xiàn)更廣泛的信息共享和更多信息服務(wù)。研究顯示,截止2010年
2020-03-19 06:30:03
嵌入式視覺系統(tǒng)開發(fā)過程有什么技巧?
目前,關(guān)于視覺系統(tǒng)的研究已經(jīng)成為熱點(diǎn),也有開發(fā)出的系統(tǒng)可供參考。但這些系統(tǒng)大多是基于PC機(jī)的,由于算法和硬件結(jié)構(gòu)的復(fù)雜性而使其在小型嵌入式系統(tǒng)中的應(yīng)用受到了限制。上述系統(tǒng)將圖像數(shù)據(jù)采集后,視覺處理
2019-08-15 06:15:37
嵌入式視頻數(shù)據(jù)采集的主要過程是什么?
卡驅(qū)動程序,V4L可以實現(xiàn)影像采集、AM/FM無線廣播、影像CODEC、頻道切換等功能。目前,V4L主要應(yīng)用在影像串流系統(tǒng)與嵌入式影像系統(tǒng)里,其應(yīng)用范圍相當(dāng)廣泛。
2019-08-14 07:28:23
數(shù)據(jù)采集卡/分布式采集模塊/無線通訊采集模塊/嵌入式系統(tǒng)
無線通訊數(shù)據(jù)采集模塊:GPRSZIGBEE4. 嵌入式系統(tǒng):嵌入式主板平板電腦工控一體機(jī)QQ2693330939郵箱2693330939@qq.com 電話:*** 聯(lián)系人江莽
2014-08-21 10:05:12
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu),CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-08 06:11:56
ARM如何運(yùn)用WINCE進(jìn)行嵌入式視頻數(shù)據(jù)采集
設(shè)計、具有豐富的API等特點(diǎn),廣泛用于嵌入式實時操作系統(tǒng)。這里提出的嵌入式圖像數(shù)據(jù)采集系統(tǒng)是某“納米技術(shù)與微系統(tǒng)”實驗室開發(fā)的“嵌入式傳感測控系統(tǒng)”中實現(xiàn)圖像采集功能的子系統(tǒng),該系統(tǒng)是以S3C2440為硬件
2019-08-06 08:30:15
VPX便攜式高速數(shù)據(jù)采集存儲系統(tǒng)
`QT2501VPX是坤馳科技研發(fā)的一款高速采集記錄儀,主控模塊連接采集板、SSD存儲板,實現(xiàn)一個高速嵌入式的數(shù)據(jù)記錄儀系統(tǒng)。支持外部同步/觸發(fā)輸入、輸出;時鐘模式支持內(nèi)部參考時鐘輸入、外部參考時鐘
2016-03-18 14:03:26
【Aworks申請】高速數(shù)據(jù)采集系統(tǒng)
的硬件支持,以及高效的嵌入式軟件支持,實現(xiàn)數(shù)據(jù)的高速采集與傳輸。步驟:基于高速CPU的ARM開發(fā)板,嵌入Linux,并且加入AD采集模塊與攝像頭模塊,以及無線傳輸模塊。確定相關(guān)功能,云共享,無線傳輸,快速采集,實時顯示,制定方案和計劃。
2015-07-17 14:43:58
【NanoPi2申請】fpga與嵌入式相結(jié)合的多媒體數(shù)據(jù)采集系統(tǒng)
優(yōu)勢。項目描述:而要做高速信號處理,不得不借助于FPGA或DSP。最近在研究基于FPGA的數(shù)據(jù)采集系統(tǒng),鑒于fpga在復(fù)雜時序上難以實現(xiàn)的瓶頸,故結(jié)合嵌入式的多媒體優(yōu)勢,來實現(xiàn)FPGA采集信號,嵌入式驅(qū)動液晶以及其他多媒體設(shè)備的響應(yīng)輸出。
2015-12-02 16:06:25
【OK210申請】嵌入式系統(tǒng)開發(fā)
申請理由:本次申請主要是為了熟悉嵌入式開發(fā)過程,以及嵌入式系統(tǒng)開發(fā)的深層次應(yīng)用,如TCP協(xié)議,門禁系統(tǒng),高速信息采集系統(tǒng),物聯(lián)網(wǎng)應(yīng)用等。項目描述:高速數(shù)據(jù)采集系統(tǒng)原理:利用開發(fā)板搭建的系統(tǒng),加上
2015-07-17 14:21:27
一種基于嵌入式WinCE的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)介紹
的使用前景[1]。本文以基于 WinCE 的嵌入式設(shè)備為核心,取代傳統(tǒng)意義上的PC 機(jī),采用TCP/IP 通信機(jī)制搭建的遠(yuǎn)程 數(shù)據(jù)采集系統(tǒng),結(jié)合嵌入式設(shè)備和網(wǎng)絡(luò)技術(shù)的優(yōu)點(diǎn),將信號采集、信號傳輸和數(shù)據(jù)處理相對
2019-07-29 06:28:28
使用 ARM 和 CPLD 共同實現(xiàn)嵌入式數(shù)字圖像處理系統(tǒng)
的數(shù)字圖像處理平臺作為嵌入式機(jī)器人控制系統(tǒng)的一個子系統(tǒng)。我們采用一種ARM+CPLD+RAM結(jié)合的結(jié)構(gòu),在提供一定的控制能力的基礎(chǔ)上,保證了數(shù)據(jù)采集的快速和完整性。嵌入式數(shù)字圖像處理系統(tǒng)結(jié)構(gòu)圖如下:該結(jié)構(gòu)
2019-12-10 17:55:03
分享一款不錯的基于嵌入式Web Server的無線數(shù)據(jù)采集系統(tǒng)
分享一款不錯的基于嵌入式Web Server的無線數(shù)據(jù)采集系統(tǒng)
2021-05-28 06:58:54
基于嵌入式Web Server的無線數(shù)據(jù)采集系統(tǒng)
與傳輸?shù)膽?yīng)用范圍非常廣,涉及行業(yè)有電力、水利、公安、交通、石油、安防和金融等。上述設(shè)計實現(xiàn)了基于嵌入式Web Server的無線數(shù)據(jù)采集,主要用于車輛遙測、遠(yuǎn)程無線抄表、工業(yè)數(shù)據(jù)采集系統(tǒng)、非接觸RF智能卡
2008-09-11 10:50:44
基于ARM與線性CCD的高速數(shù)據(jù)采集系統(tǒng)設(shè)計
接口,它使電路工作在更加平穩(wěn)、簡潔而易丁控制,同時也提高了ARM的工作效率。為了提高通信速度,這里采用通用申行總線(USB)技術(shù)米與PC進(jìn)行通信。ARM是用來控制主處理器的數(shù)據(jù)采集,數(shù)據(jù)的計算和數(shù)據(jù)傳輸。結(jié)果證明,整個系統(tǒng)能高效運(yùn)作。該系統(tǒng)可應(yīng)用于高速數(shù)據(jù)采集及多路模擬信號的工作環(huán)境下。
2023-09-26 07:41:28
基于FPGA的高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計?
目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計方案中,有采用通用單片機(jī)和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時鐘頻率較低,難以滿足數(shù)據(jù)采集系統(tǒng)對速度要求;后者雖然可以實現(xiàn)
2019-09-05 07:22:57
基于圖像傳感器的CPLD視覺系統(tǒng)設(shè)計方法
目前,關(guān)于視覺系統(tǒng)的研究已經(jīng)成為熱點(diǎn),也有開發(fā)出的系統(tǒng)可供參考。但這些系統(tǒng)大多是基于PC機(jī)的,由于算法和硬件結(jié)構(gòu)的復(fù)雜性而使其在小型嵌入式系統(tǒng)中的應(yīng)用受到了限制。上述系統(tǒng)將圖像數(shù)據(jù)采集后,視覺處理
2020-04-29 07:41:43
如何實現(xiàn)基于Linux操作系統(tǒng)的嵌入式數(shù)據(jù)采集模塊的設(shè)計
湖南大學(xué)碩士學(xué)位論文基于Linux操作系統(tǒng)的嵌入式數(shù)據(jù)采集模塊設(shè)計與實現(xiàn)姓名:易斌申請學(xué)位級別:碩士專業(yè):電路與系統(tǒng)指導(dǎo)教師:戴瑜興基于 Linux 操作系統(tǒng)的嵌入式數(shù)據(jù)采集模塊設(shè)計與實現(xiàn)摘要數(shù)據(jù)
2021-11-09 07:47:28
如何利用ARM7嵌入式單片機(jī)設(shè)計視頻報警系統(tǒng)?
利用以單片機(jī)應(yīng)用系統(tǒng)為中心的小型嵌入式設(shè)備進(jìn)行數(shù)據(jù)采集,并通過網(wǎng)絡(luò)有效傳輸數(shù)據(jù),已成為數(shù)據(jù)采集領(lǐng)域的研究焦點(diǎn)。由于嵌入式單片機(jī)系統(tǒng)集單片機(jī)和嵌入式系統(tǒng)為一體,因此嵌入式單片機(jī)系統(tǒng)廣泛應(yīng)用于那些對實時
2019-08-01 07:32:30
如何利用Allegro實現(xiàn)嵌入式系統(tǒng)高速電路布線設(shè)計?
如何利用強(qiáng)大的PCB設(shè)計軟件Allegro實現(xiàn)了基于EP9315嵌入式系統(tǒng)的硬件電路設(shè)計。
2021-04-25 07:29:27
如何利用FPGA實現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計?
高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37
如何去實現(xiàn)一種基于NAND FLASH的高速嵌入式系統(tǒng)設(shè)計呢
NAND Flash芯片系統(tǒng)可分為哪幾個區(qū)呢?如何去實現(xiàn)一種基于NAND FLASH的高速嵌入式系統(tǒng)設(shè)計呢?
2021-12-27 06:31:01
如何去設(shè)計一種高性能的數(shù)據(jù)采集系統(tǒng)?
μC/OSII嵌入式操作系統(tǒng)簡介數(shù)據(jù)采集系統(tǒng)基本工作原理如何去設(shè)計一種高性能的數(shù)據(jù)采集系統(tǒng)?
2021-04-22 06:46:08
如何采用CPLD與單片機(jī)實現(xiàn)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計?
設(shè)計的基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)在QUARTUS II軟件中進(jìn)行了仿真并達(dá)到了預(yù)期的控制邏輯。
2021-04-13 06:07:06
怎么實現(xiàn)TLV1562的4通道高速實時數(shù)據(jù)采集系統(tǒng)的設(shè)計?
文中詳述了基于TLV1562和EP1K100的多通道高速采集系統(tǒng)的設(shè)計及實現(xiàn)方法,將該采集系統(tǒng)應(yīng)用到雷達(dá)數(shù)字式對消器中,結(jié)果證明精度和速度都能滿足要求。實現(xiàn)了在較低的成本下實施多通道數(shù)據(jù)采集處理。
2021-04-22 06:11:21
怎么實現(xiàn)一種基于FPGA高速數(shù)據(jù)采集系統(tǒng)中的輸入輸出接口?
本文給出了基于FPGA高速數(shù)據(jù)采集系統(tǒng)中的輸入輸出接口的實現(xiàn),介紹了高速傳輸系統(tǒng)中RocketIO設(shè)計以及LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在我們設(shè)計的高速數(shù)傳系統(tǒng)中得到應(yīng)用。
2021-04-29 06:04:42
怎么實現(xiàn)串行閃存小體積的數(shù)據(jù)采集系統(tǒng)設(shè)計?
本文介紹了一種基于AD、CPLD、串行閃存來實現(xiàn)的小體積的數(shù)據(jù)采集系統(tǒng)。與其他數(shù)據(jù)采集系統(tǒng)相比,該系統(tǒng)體積小,存儲器便于控制,易于升級存儲器的容量,能夠滿足一般的信號采集。不足是系統(tǒng)的采樣頻率不夠高,只能達(dá)到250kHz/S,不適于高頻信號的采集。
2021-04-07 06:48:52
怎么實現(xiàn)基于Nios軟核的嵌入式Internet系統(tǒng)設(shè)計?
介紹如何在Altera開發(fā)平臺上,使用Nios軟核CPU來構(gòu)建嵌入式Internet系統(tǒng);并結(jié)合以太網(wǎng)遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)的實例,介紹此類系統(tǒng)硬件,軟件的設(shè)計方法。
2021-06-04 07:05:47
怎么實現(xiàn)基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)的設(shè)計?
怎么實現(xiàn)基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)的設(shè)計?
2021-05-21 06:47:15
怎么實現(xiàn)基于WinCE的嵌入式視頻數(shù)據(jù)采集系統(tǒng)設(shè)計?
怎么實現(xiàn)基于WinCE的嵌入式視頻數(shù)據(jù)采集系統(tǒng)設(shè)計?
2021-06-03 06:39:40
怎樣使用ZYNQ做一個高速數(shù)據(jù)采集系統(tǒng)
關(guān)注、星標(biāo)嵌入式客棧,精彩及時送達(dá)[導(dǎo)讀] 最近使用ZYNQ做一個高速數(shù)據(jù)采集,需要訪問一個ADI的高速模數(shù)采樣芯片,該芯片是利用三線制實現(xiàn)讀以及寫的功能。三線制實現(xiàn)寫通信或許大家都經(jīng)常...
2022-02-17 06:33:06
求一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計方案
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-30 06:43:12
用ARM和FPGA怎么設(shè)計便攜式人工地震數(shù)據(jù)采集系統(tǒng)?
Linux技術(shù),實現(xiàn)一種小型化、移動性強(qiáng)、網(wǎng)絡(luò)耦合度高的便攜式人工地震數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)以滿足人工地震觀測的需要、減小儀器尺寸和重量、降低功耗、降低野外工作強(qiáng)度和提高數(shù)據(jù)采集工作效率為目標(biāo)。
2020-03-05 06:20:45
請問怎么設(shè)計一種高速數(shù)據(jù)采集系統(tǒng)?
怎么設(shè)計一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計?
2021-04-12 06:10:22
請問怎樣去設(shè)計高速數(shù)據(jù)采集系統(tǒng)?
基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)該怎樣去設(shè)計?
2021-04-29 06:59:21
采用ADC技術(shù)實現(xiàn)MCU系統(tǒng)數(shù)據(jù)采集方案
使用MCU的系統(tǒng)設(shè)計人員受益于摩爾定律,即通過更小封裝、更低成本獲得更多的豐富特性功能。嵌入式系統(tǒng)設(shè)計人員和MCU廠商關(guān)心數(shù)據(jù)采集系統(tǒng)的三個基本功能:捕獲、計算和通信。理解全部功能對設(shè)計大有幫助,本文將主要關(guān)注數(shù)據(jù)采集系統(tǒng)的捕獲階段?!?/div>
2019-07-17 07:21:16
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來設(shè)計,其通用性、靈活性差,不能
2009-10-30 15:09:49
基于uCLinux的嵌入式實時遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)
提出一種基于嵌入式操作系統(tǒng)的可遠(yuǎn)程監(jiān)測的新型數(shù)據(jù)采集系統(tǒng)的設(shè)計方案. 本系統(tǒng)以嵌入式處理器芯片S3C44B0X作為數(shù)據(jù)采集及存儲的控制核心,并引入了uClinux多任務(wù)操作系統(tǒng). 具
2009-04-24 10:45:44
22

基于嵌入式TCP/IP 技術(shù)的海水數(shù)據(jù)采集系統(tǒng)
介紹基于嵌入式TCP/IP 技術(shù)的海水實時數(shù)據(jù)采集系統(tǒng)。網(wǎng)絡(luò)接口模塊和數(shù)據(jù)采樣控制模塊分別由單片機(jī)實現(xiàn),兩者通過高速FIFO 緩存技術(shù)在本地進(jìn)行無縫連接,以滿足高速數(shù)據(jù)采集時
2009-05-30 09:02:54
26

基于Linux的嵌入式數(shù)據(jù)采集系統(tǒng)
數(shù)據(jù)采集系統(tǒng)是集計算機(jī)、通信及電子技術(shù)、工業(yè)控制為一體的綜合探測系統(tǒng)。本文介紹了基于嵌入式Linux 的數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)和軟件設(shè)計。為提高系統(tǒng)的實時響應(yīng)性能和
2009-06-20 09:55:17
28

基于嵌入式網(wǎng)絡(luò)模塊的HTTP 數(shù)據(jù)采集方案
基于嵌入式網(wǎng)絡(luò)模塊的HTTP 數(shù)據(jù)采集方案:摘要:本文提出了一種在單片機(jī)系統(tǒng)中實施基于HTTP 協(xié)議的數(shù)據(jù)采集的方案,利用嵌入式網(wǎng)絡(luò)模塊實現(xiàn)串口到以太網(wǎng)數(shù)據(jù)的轉(zhuǎn)換,使用采集
2009-06-21 22:39:44
18

基于PCI總線的高速數(shù)據(jù)采集卡系統(tǒng)設(shè)計與實現(xiàn)
基于PCI總線的高速數(shù)據(jù)采集卡系統(tǒng)設(shè)計與實現(xiàn):本文介紹一種基于PCI總線的高速數(shù)據(jù)采集卡系統(tǒng)的設(shè)計方法,討論了設(shè)計高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵技術(shù),給出了系統(tǒng)整體設(shè)計方案和P
2009-06-22 19:04:54
44

高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
本文對高速數(shù)據(jù)采集系統(tǒng)的設(shè)計進(jìn)行了討論,介紹利用高速線性放大器、高速A/D 轉(zhuǎn)換芯片、ISP 器件制作的DMA 接口,設(shè)計以單片機(jī)為核心的高速數(shù)據(jù)采集系統(tǒng)的方法。關(guān)鍵詞: I
2009-07-15 11:16:00
22

基于CPLD的雷達(dá)高度表數(shù)據(jù)采集系統(tǒng)設(shè)計
本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤的雷達(dá)高度表高速大容量數(shù)據(jù)采集存儲系統(tǒng),分析了系統(tǒng)組成和設(shè)計思想,著重對CPLD 實現(xiàn)的功能做了介紹并給出了代表信號
2009-09-18 11:09:30
11

基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)
本文針對新型匝間耐壓測試儀中需要高速采集數(shù)據(jù)的問題提出了一種結(jié)合CPLD 與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計方案。CPLD 產(chǎn)生A/D 芯片的控制時序以及SRAM 的讀寫控制時序,單片機(jī)輸
2009-12-23 14:59:57
88

基于Xscale的嵌入式農(nóng)田數(shù)據(jù)采集系統(tǒng)
在精細(xì)農(nóng)業(yè)技術(shù)體系中,農(nóng)田數(shù)據(jù)采集是基礎(chǔ)性工作,也是我國相關(guān)研究的薄弱環(huán)節(jié)。針對這種需求,本文設(shè)計了一種嵌入式農(nóng)田數(shù)據(jù)采集系統(tǒng)。本系統(tǒng)能夠完成農(nóng)田空間信息采
2010-01-07 11:45:34
11

嵌入式實時數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)
設(shè)計了一種基于ARM9 與Linux 的嵌入式實時數(shù)據(jù)采集系統(tǒng)。通過對數(shù)據(jù)采集實時理論的研究和對系統(tǒng)應(yīng)用需求的分析選擇設(shè)計了系統(tǒng)的軟硬件,其中主要包括基于AD7892的采集模塊硬
2010-01-13 15:45:11
29

基于FPGA的超高速數(shù)據(jù)采集與處理系統(tǒng)
介紹了一種基于FPGA 的超高速數(shù)據(jù)采集與處理系統(tǒng),給出了系統(tǒng)實現(xiàn)的方案,并詳細(xì)闡述了各硬件電路的具體構(gòu)成。對系統(tǒng)軟件功能做了簡要介紹,并利用嵌入式邏輯分析儀對該超高
2010-01-20 16:03:27
58

換體DMA高速數(shù)據(jù)采集電路的CPLD實現(xiàn)
換體DMA高速數(shù)據(jù)采集電路的CPLD實現(xiàn)
介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)。用CPLD設(shè)計雙端口RAM緩存、控制譯碼、時序邏輯電路,很好地解決了電路元件所占體積
2009-03-28 15:09:18
666


CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式
2009-03-28 16:49:00
767


利用CPLD實現(xiàn)多路數(shù)據(jù)采集
設(shè)計了以CPLD為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),整個數(shù)據(jù)采集系統(tǒng)可實現(xiàn)最大采集頻率為800kHz,通道數(shù)為48路的模擬信號的采集。系統(tǒng)中采用了TI公司最新推出的高速低功耗A/D
2009-05-05 20:04:02
1666


基于CPLD和FIFO的多通道高速數(shù)據(jù)采集系統(tǒng)的研究
介紹了一種基于CPLD(復(fù)雜可編程邏輯器件)和FIFO(先入先出存儲器)的多通道高速A/D數(shù)據(jù)采集系統(tǒng)的設(shè)計方法,并給出了這種數(shù)據(jù)采集方法的硬件原理電路和主要的軟件設(shè)計思路
2009-05-05 20:50:09
1651


換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)
摘要:介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)。用CPLD設(shè)計雙端口RAM緩存、控制譯碼、時序邏輯電路,很好地解決了電路元件所占體積大、電路復(fù)雜、不能實現(xiàn)在線
2009-06-20 15:12:07
878


高速數(shù)據(jù)采集系統(tǒng)中精確時標(biāo)的CPLD實現(xiàn)方法
高速數(shù)據(jù)采集系統(tǒng)中精確時標(biāo)的CPLD實現(xiàn)方法
本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時間標(biāo)簽的方法,并
2009-07-20 12:42:23
609

異步FIFO和PLL在高速雷達(dá)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
異步FIFO和PLL在高速雷達(dá)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
1 引言 隨著雷達(dá)系統(tǒng)中數(shù)字處理技術(shù)的飛速發(fā)展,需要對雷達(dá)回波信號進(jìn)行高速數(shù)據(jù)采集。在嵌入式條
2009-12-22 17:41:08
2082


基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01
508


基于嵌入式WinCE的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)
基于嵌入式WinCE的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)
摘要:設(shè)計了一種基于嵌入式WinCE的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)。利用分層技術(shù)在PB(Platform. Builder)集成開發(fā)環(huán)境中
2010-04-01 15:47:26
860


ARM設(shè)計的高速數(shù)據(jù)采集遠(yuǎn)程監(jiān)控系統(tǒng)技術(shù)
摘要:簡要介紹了TCP/IP協(xié)議,給出了基于ARM嵌入式高速數(shù)據(jù)采集裝置的遠(yuǎn)程監(jiān)控系統(tǒng)的實現(xiàn)方案。系統(tǒng)以下位機(jī)作
2010-07-21 11:01:31
785


高速數(shù)據(jù)采集系統(tǒng)中CPLD的應(yīng)用
CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分CPLD系列產(chǎn)品的特點(diǎn)及其開發(fā)軟件.CPLD根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要VHDL語言的形式,介紹了由
2011-12-17 00:12:00
26

基于CPLD的線陣CCD數(shù)據(jù)采集系統(tǒng)的開發(fā)
本文結(jié)合實際應(yīng)用需要,設(shè)計了基于復(fù)雜可編程邏輯器件(CPLD)的線陣CCD數(shù)據(jù)采集系統(tǒng)。著重介紹了數(shù)據(jù)采集的特點(diǎn)及該系統(tǒng)軟、硬件設(shè)計和最后的性能評價。
2012-05-14 09:53:41
1133

基于CPLD的高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn)
本文設(shè)計了一種基于CPLD(復(fù)雜可編程邏輯器件)+FX2(單片機(jī)CY7C68013)的便攜式高速數(shù)據(jù)采集系統(tǒng),采用了數(shù)據(jù)流驅(qū)動多模塊并行技術(shù)和USB2.0接口。實踐證明,該方案結(jié)構(gòu)簡單,成本低廉
2012-05-25 09:53:19
1472


嵌入式高速實時數(shù)據(jù)采集系統(tǒng)設(shè)備驅(qū)動程序的研究
在高速實時數(shù)據(jù)采集系統(tǒng)設(shè)計中 我們采用了“數(shù)字信號處理芯片 + 嵌入式中央處理器”的設(shè)計思路即將高速實時數(shù)據(jù)采集系統(tǒng)分成基于三星公司的S3C2410精簡指令處理器的核心板和基于現(xiàn)場可編程門陣列的高速
2016-04-18 14:12:30
1

高速大容量數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn)
高速大容量數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn),下來看看
2016-05-10 11:24:33
14

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計_楊江濤
基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計,用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:51
35

高速數(shù)據(jù)采集系統(tǒng)設(shè)計,DSP嵌入式系統(tǒng)開發(fā)典型案例
高速數(shù)據(jù)采集系統(tǒng)設(shè)計,DSP嵌入式系統(tǒng)開發(fā)典型案例
2017-10-19 13:29:25
14

基于嵌入式系統(tǒng)的圖像數(shù)據(jù)采集系統(tǒng)設(shè)計
隨著后PC時代的到來和嵌入式的蓬勃發(fā)展,運(yùn)用嵌入式系統(tǒng)實現(xiàn)遠(yuǎn)程數(shù)據(jù)采集已成為社會需求的趨勢。本文采用嵌入式系統(tǒng)采集圖像數(shù)據(jù)實現(xiàn)加工零件的遠(yuǎn)程測量,代替?zhèn)鹘y(tǒng)的人工檢測。其特點(diǎn)有:網(wǎng)絡(luò)化,準(zhǔn)確性高,節(jié)約人力和物力。
2019-11-04 16:58:50
2446


如何使用AVR和CPLD實現(xiàn)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
為了提高數(shù)據(jù)采集卡的速度,同時降低成本,設(shè)計一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個系統(tǒng)由AVR與CPLD控制實現(xiàn),通過MAXl308完成模數(shù)轉(zhuǎn)換,并設(shè)計搭建了其外圍電路。采用
2020-07-20 17:17:02
11

剖析Blackfin及嵌入式ktClinux在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
本文介紹了一款高性價比的嵌入式處理器,并提供了帶USB、以太網(wǎng)、TFT LCD的嵌入式數(shù)據(jù)采集系統(tǒng)解決方案,以及BT5
2021-04-06 11:11:59
1505


基于嵌入式linux的數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn),基于linux操作系統(tǒng)的嵌入式數(shù)據(jù)采集模塊設(shè)計與實現(xiàn).docx...
湖南大學(xué)碩士學(xué)位論文基于Linux操作系統(tǒng)的嵌入式數(shù)據(jù)采集模塊設(shè)計與實現(xiàn)姓名:易斌申請學(xué)位級別:碩士專業(yè):電路與系統(tǒng)指導(dǎo)教師:戴瑜興基于 Linux 操作系統(tǒng)的嵌入式數(shù)據(jù)采集模塊設(shè)計與實現(xiàn)摘要數(shù)據(jù)
2021-11-03 20:36:05
9

基于嵌入式系統(tǒng)的高速數(shù)據(jù)采集的平臺研究
電子發(fā)燒友網(wǎng)站提供《基于嵌入式系統(tǒng)的高速數(shù)據(jù)采集的平臺研究.pdf》資料免費(fèi)下載
2023-10-18 09:33:51
0

嵌入式實時數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)
電子發(fā)燒友網(wǎng)站提供《嵌入式實時數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf》資料免費(fèi)下載
2023-10-24 10:41:22
0

評論