哪個大神能提供一下E題的第五問的信號發(fā)生器的FPGA的程序,用的是STM32F1。提供一個標準矩形脈沖信號發(fā)生器,要求:a) 頻率為1MHz,誤差的絕對值不大于0.1%;b) 脈寬為100ns,誤差
2016-07-27 21:04:06
我做的虛擬
信號發(fā)生器,可是波形
圖顯示的是靜止的波形,不能動態(tài)顯示,實在 不知道哪里出問題了,求大家?guī)兔獯鹨幌?,拜托拜?/div>
2016-05-14 12:31:07
VGA圖象信號發(fā)生器的工作原理是什么?VGA圖象信號發(fā)生器該如何去設(shè)計?
2021-04-28 06:06:40
我在使用ADV7181C采集1024X768 @60的VGA圖象,但是采集到的圖象一直不對。
請問ADV7181C采集VGA圖象能夠使用16bitout的接口嗎?按下圖中紅色框內(nèi)的意思好象是
2023-12-18 07:41:32
以前學習過一段時間stm32,算是入門了,現(xiàn)在又學了點fpga,想要做一個基于32和fpga的信號發(fā)生器,但是不知道從何下手,在網(wǎng)上查資料也是說得很籠統(tǒng),不能給我以明示,不知道這里有沒有哪位做個或會做的,希望能指點一下
2019-04-22 23:05:44
555多種信號發(fā)生器電路圖
2019-10-23 00:50:57
信號發(fā)生器電路圖
2019-10-09 09:11:01
本文介紹基于FPGA 和DDFS 技術(shù),應用Altera 公司的FPGA 開發(fā)工具DSP Builder 設(shè)計數(shù)字移相信號發(fā)生器,該數(shù)字移相信號發(fā)生器的頻率、相位、幅度均可預置,分辨率高,精確可調(diào)。且可分
2009-12-18 11:59:54
44 根據(jù)直接數(shù)字合成器的基本原理,給出了基于FPGA 的直接數(shù)字合成器的設(shè)計與實現(xiàn),利用FPGA有效地擴展了輸出波形的頻率范圍,實現(xiàn)了數(shù)字移相信號發(fā)生器。該信號發(fā)器主要采用了
2009-12-26 16:34:58
36 正弦信號發(fā)生器(A題)
一、任務 設(shè)計制作一個正弦信號發(fā)生器。
二、要求1、基本
2010-04-16 10:25:59
90 根據(jù)直接數(shù)字合成器的基本原理,給出了基于FPGA的直接數(shù)字合成器的設(shè)計與實現(xiàn),利用FPGA有效地擴展了輸出波形的頻率范圍,實現(xiàn)了數(shù)字移相信號發(fā)生器。該信號發(fā)生器主要采用了直接
2010-07-21 17:30:47
69 為配合地震計電磁信息采集系統(tǒng)對地震計進行標定,設(shè)計一款基于FPGA的地震計標定 信號發(fā)生器 。以Altera EP2C8T144C8型 FPGA和16位串行DAC芯片DAC8560為核心,利用直接數(shù)字頻率合成技術(shù)、m序
2011-08-05 14:33:47
49 本文在介紹差分跳頻G函數(shù)算法原理基礎(chǔ)之上,對短波差分跳頻信號發(fā)生器進行了基于FPGA的整體系統(tǒng)優(yōu)化設(shè)計,并分別在軟件和硬件環(huán)境下進行了仿真與實現(xiàn)。
2011-08-13 15:04:11
1535 
以FPGA芯片為載體,通過QuartusII的LPM_ROM模塊和VHDL語言為核心設(shè)計一個多功能 信號發(fā)生器 ,根據(jù)輸入信號的選擇可以輸出遞增鋸齒波、遞減鋸齒波、三角波、階梯波和方波等5種信號,通
2011-08-15 11:00:59
83 以FPGA 芯片為載體, 通過QuartusII 的LPM_ROM 模塊和VHDL 語言為核心設(shè)計一個多功能信號發(fā)生器,根據(jù)輸入信號的選擇可以輸出遞增鋸齒波、遞減鋸齒波、三角波、階梯波和方波等5 種信號,
2011-09-26 14:05:54
8050 
為了降低傳統(tǒng)函數(shù)信號發(fā)生器成本,改善函數(shù)信號發(fā)生器低頻穩(wěn)定性,本文結(jié)合FPGA和51單片機設(shè)計并實現(xiàn)了產(chǎn)生以0.596Hz頻率精度各種函數(shù)信號。函數(shù)信號頻率、波形、幅度由51單片機控
2012-03-22 12:08:01
125 設(shè)計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數(shù)字頻率合成技術(shù)實現(xiàn)了一個頻率、相位可控的基本信號發(fā)生器。該信號發(fā)生器可以產(chǎn)生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結(jié)果表明,該信號發(fā)生器精度高,抗干擾性好,此設(shè)計方案具有一定的實用性。
2013-01-22 14:45:33
472 為了提高數(shù)字調(diào)制信號發(fā)生器的頻率準確度和穩(wěn)定度,并使其相關(guān)技術(shù)參數(shù)靈活可調(diào),提出了基于FPGA和DDS技術(shù)的數(shù)字調(diào)制信號發(fā)生器設(shè)計方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ 3個
2013-04-27 16:50:59
183 本專題匯集了四十種DDS信號發(fā)生器各部分資料,包括信號發(fā)生器原理,DDS芯片及應用,信號發(fā)生器電路圖及DDS信號發(fā)生器設(shè)計,為你免除大量自行搜索的時間,讓你深入了解DDS信號發(fā)生器。
2015-06-23 10:41:36

基于FPGA的正弦信號發(fā)生器的 技術(shù)論文
2015-10-30 10:39:05
20 虛擬信號發(fā)生器基于labview的虛擬信號發(fā)生器的設(shè)計
2016-01-05 16:49:31
188 VGA信號發(fā)生器制作資料
2017-10-16 09:04:40
28 脈沖信號發(fā)生器是 信號發(fā)生器的一種。信號發(fā)生器按信號源有很多種分類方法,其中一種方法可分為混和信號源和邏輯信號源兩種。其中混和信號源主要輸出模擬波形;邏輯信號源輸出數(shù)字碼形?;旌?b class="flag-6" style="color: red">信號源又可分為函數(shù)
2017-10-26 17:09:54
20777 
FPGA和51單片機信號發(fā)生器設(shè)計
2017-10-31 09:15:37
22 基于運放的信號發(fā)生器精度低且穩(wěn)定性和可調(diào)節(jié)性差,而基于DDS的信號發(fā)生器則成本高、電路復雜。為此提出了基于FPGA+PWM的多路信號發(fā)生器設(shè)計方法。該方法硬件上無需DAC與多路模擬開關(guān),由FPGA產(chǎn)生調(diào)制輸出波形信號所需的PWM脈沖波,經(jīng)二階低通濾波和放大電路后即可得到所需波形信號。
2017-11-18 09:42:01
6332 
本文檔內(nèi)容介紹了基于fpga實現(xiàn)信號發(fā)生器,供參考
2018-04-20 15:23:35
65 本文首先介紹了信號發(fā)生器的功能以及作用,其次介紹了四種信號發(fā)生器的用途,最后闡述了四種信號發(fā)生器的應用以及實例。
2018-08-21 18:33:21
33199 針對信號發(fā)生器對輸出頻率精度高和幅值可調(diào)的要求,采用直接數(shù)字頻率合成(DDS)技術(shù),提出一種基于FPGA的幅值、頻率均可調(diào)的、高分辨率、高穩(wěn)定度的信號發(fā)生器設(shè)計方案。采用AT89S52單片機為控制器
2018-11-06 19:35:28
21 數(shù)字信號發(fā)生器是數(shù)字信號處理中不可缺少的調(diào)試設(shè)備,在生產(chǎn)生活中的應用非常廣泛。本文所設(shè)計的內(nèi)容就是基于AItera公司的現(xiàn)場可編程門陣列(FPGA)實現(xiàn)數(shù)字信號發(fā)生器的設(shè)計,本設(shè)計中應用VHDL硬件描述語言進行描述,使該數(shù)字信號發(fā)生器可以產(chǎn)生正弦波、方波、三角波、鋸齒波四個獨立的波形。
2018-11-13 16:40:59
33 在這篇文章中,小編將對信號發(fā)生器在靈敏度調(diào)節(jié)方面的應用予以介紹,并告訴大家如何選擇一款合適的信號發(fā)生器,在文章最后還將對脈沖信號發(fā)生器加以簡單介紹。如果你對本文內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。
2021-02-09 17:45:00
4800 論述了DDS的基本原理,給出了利用FPGA實現(xiàn)基于DDS的2ASK/2FSK信號發(fā)生器的設(shè)計方法,重點介紹了其原理和電路,最后給出了基于.FPGA設(shè)計的實驗結(jié)果.
2021-03-24 09:12:00
19 一、如何選擇一款合適的信號發(fā)生器? 據(jù)西安安泰信號發(fā)生器維修中心小編所知,函數(shù)/任意波形發(fā)生器是一種產(chǎn)生標準函數(shù)信號,并可以產(chǎn)生任意波形的儀器。函數(shù)/任意波形發(fā)生器的選型需要考慮幾個重要的參數(shù),包括
2022-01-12 18:26:44
2578 脈沖發(fā)生器: 顧名思義,脈沖發(fā)生器是一種產(chǎn)生脈沖的信號發(fā)生器。這些信號發(fā)生器通常采用邏輯脈沖發(fā)生器的形式,可以產(chǎn)生具有可變延遲的脈沖,有些甚至提供可變上升和下降時間。
2022-08-02 15:48:42
3762 本設(shè)計以FPGA為控制核心,采用直接數(shù)字頻率合成(DDS)設(shè)計了一款信號可調(diào)的信號發(fā)生器,采用的FPGA是Altera公司研發(fā)的的Cyclnoe II系列,所選用的型號是EP4C6F17C8,外圍
2022-12-22 11:08:05
5 在日常實驗中信號發(fā)生器經(jīng)常和功率放大器一起搭配使用,很多人都知道信號源,也就是信號發(fā)生器,但是對信號發(fā)生器的作用和組成都不太了解。安泰電子為大家?guī)?b class="flag-6" style="color: red">信號發(fā)生器的科普常識,希望大家對信號發(fā)生器能夠
2023-02-17 10:55:28
5 ?基于運用EDA技術(shù),以FPGA器件為,用Verilog HDL硬件描述語言來設(shè)計各個功能模塊,采用DDS直接數(shù)字頻率合成技術(shù)設(shè)計信號發(fā)生器,通過CPU控制每個采樣點的輸出間隔來控制輸出波形的頻率
2023-04-14 15:15:02
672 信號發(fā)生器的占空比是什么 信號發(fā)生器占空比怎么設(shè)置? 信號發(fā)生器的占空比是指方波波形中高電平和低電平的時間比例。它是描述信號發(fā)生器輸出方波的高低電平持續(xù)時間的一個重要參數(shù)。在數(shù)字電子技術(shù)和通信系統(tǒng)
2023-12-21 14:02:26
996
評論