完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 信號(hào)完整性
信號(hào)完整性是指信號(hào)在傳輸路徑上的質(zhì)量,傳輸路徑可以是普通的金屬線,可以是光學(xué)器件,也可以是其他媒質(zhì)。信號(hào)具有良好的信號(hào)完整性是指當(dāng)在需要的時(shí)候,具有所必需達(dá)到的電壓電平數(shù)值。差的信號(hào)完整性不是由某一單一因素導(dǎo)致的,而是板級(jí)設(shè)計(jì)中多種因素共同引起的。
文章:721個(gè) 瀏覽:96724次 帖子:179個(gè)
傳輸線理論來源:在信號(hào)完整性和電源完整性,工程師必須理解傳輸線理論基礎(chǔ),這里給出簡(jiǎn)單的傳輸線理論。
2023-03-22 標(biāo)簽:參數(shù)信號(hào)完整性傳輸線 1871 0
對(duì)時(shí)域和頻域最直觀的感受可以從波形上看出來。下圖<1>是一個(gè)1MHz的方波時(shí)域波形,下圖<2>是此方波的頻域波形。時(shí)域圖的橫軸坐...
2023-03-10 標(biāo)簽:仿真信號(hào)完整性時(shí)域 1772 0
一個(gè)高速數(shù)字信號(hào)從IC內(nèi)部出發(fā) → IC封裝(例如鍵合線和管腳)→ PCB走線?→?到達(dá)另一個(gè)IC或者連接器/電纜等的過程中,這些物理材料對(duì)信號(hào)質(zhì)量和電...
定義:信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)是指在信號(hào)線上的信號(hào)質(zhì)量。差的信號(hào)完整性不是由某一單一因素導(dǎo)致的,而是板級(jí)設(shè)計(jì)中多種因素共...
Molex出品的5G25射頻連接器支持高頻信號(hào)(25 GHz),采用 Molex 專有的觸點(diǎn)屏蔽和射頻端子隔離功能可保持5G關(guān)鍵應(yīng)用場(chǎng)合中所需的高水平信...
2023-02-27 標(biāo)簽:射頻連接器信號(hào)完整性 1125 0
功能單元測(cè)試測(cè)試中非常重要的一項(xiàng)是信號(hào)完整性測(cè)試,特別是對(duì)于高速信號(hào),信號(hào)完整性測(cè)試尤為關(guān)鍵。
2023-02-23 標(biāo)簽:示波器DDR信號(hào)完整性 2585 0
手持式差分可調(diào)探針應(yīng)用場(chǎng)景介紹
適用于阻抗條測(cè)試,信號(hào)完整性驗(yàn)證、共面波導(dǎo)、電路調(diào)試及測(cè)試裝置用途,基本可以做到高速信號(hào)測(cè)試無死角。適用于微波集成電路在片測(cè)試、MEMS產(chǎn)品測(cè)試及片上天...
2023-02-17 標(biāo)簽:信號(hào)完整性探針高速信號(hào) 442 0
大多數(shù)走線均可建模為一個(gè)均勻的二維橫截面。該橫截面足以計(jì)算走線的阻抗特性。阻抗將會(huì)影響信號(hào)線上接收器中的波形形狀。最基本的信號(hào)完整性分析包括設(shè)置電路板疊...
2023-02-16 標(biāo)簽:阻抗信號(hào)完整性電源完整性 1196 0
功能單元測(cè)試測(cè)試中非常重要的一項(xiàng)是信號(hào)完整性測(cè)試,特別是對(duì)于高速信號(hào),信號(hào)完整性測(cè)試尤為關(guān)鍵。
從數(shù)字硬件工程師“跨界”DDR仿真與測(cè)試之路
第一次接觸DDR的仿真我也是比較茫然的,首先各種仿真軟件基本沒有使用過,研究生階段雖然使用過ADS、HFSS等仿真軟件,但主要還是進(jìn)行無源鏈路的仿真。
2023-02-11 標(biāo)簽:DDR仿真信號(hào)完整性 1942 0
印刷電路板通常都不限于單層,而是以不同層的方式堆疊起來。過孔用于不同層之間的走線連接。
2023-02-08 標(biāo)簽:電阻pcb信號(hào)完整性 2236 0
信號(hào)完整性從系統(tǒng)級(jí)考慮的話,那就是Die-->Package-->PCB。Package部分的難點(diǎn)就是制程能力。
2023-02-06 標(biāo)簽:SiP封裝信號(hào)完整性 6788 0
信號(hào)完整性從系統(tǒng)級(jí)考慮的話,那就是Die-->Package-->PCB。Package部分的難點(diǎn)就是制程能力。
2023-02-06 標(biāo)簽:pcb信號(hào)完整性CMP 2597 0
HW工程師也很難說清楚的,只是說是按照設(shè)計(jì)手冊(cè)來添加的,今天小易就用ADS來仿真下添加匹配電阻和不添加匹配電阻的效果。 如下圖先在ADS中新建一個(gè)信號(hào)完...
2023-02-06 標(biāo)簽:DDR信號(hào)完整性匹配電阻 1108 0
信號(hào)完整性實(shí)戰(zhàn):USB3.0
USB總線自面世第一代開始,就對(duì)電氣性能的要求特別高,特別是信號(hào)完整性。隨著USB總線的不斷升級(jí),速率也是成倍的增長(zhǎng),從當(dāng)年USB1.0的1.5Mbps...
信號(hào)完整性實(shí)戰(zhàn):USB3.0
任何測(cè)試系統(tǒng)的搭建都是以測(cè)試目的為導(dǎo)向的,在測(cè)試之前一定要明確測(cè)試的目的。對(duì)于完整的USB3.0信號(hào)完整性測(cè)試,需要對(duì)TX端和RX端都進(jìn)行完整的測(cè)試,但...
2023-02-03 標(biāo)簽:usb信號(hào)完整性 3821 0
淺談反射、串?dāng)_、抖動(dòng)和反射影響信號(hào)的完整性
信號(hào)完整性分析的目的就是用最小的成本,最快的時(shí)間使產(chǎn)品達(dá)到波形完 整性、時(shí)序完整性、電源完整性的要求。
2023-02-03 標(biāo)簽:信號(hào)完整性串?dāng)_ 2114 0
通常,在普通設(shè)計(jì)高多層板的時(shí)候,工程師都是想著把高速信號(hào)線或者射頻線設(shè)計(jì)在內(nèi)層(帶狀線)或者外層(微帶線)好就行,而不考慮到底是布線在內(nèi)層的第幾層,認(rèn)為...
2023-01-31 標(biāo)簽:pcbPCB設(shè)計(jì)信號(hào)完整性 3269 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |